Utvidet returrett til 31. januar 2025

Un'architettura hardware efficiente per la crittografia multimediale

Om Un'architettura hardware efficiente per la crittografia multimediale

Questo libro introduce uno schema di sicurezza zero-overhead per sistemi di elaborazione di immagini digitali incorporati in tempo reale. Il blocco di compressione della trasformata wavelet discreta (DWT) è costruito utilizzando un approccio parametrico, introducendo un parametro libero nel progetto. Per creare questo blocco di compressione DWT parametrizzato, utilizziamo un banco di filtri wavelet biortogonali. Questo approccio consente di creare uno spazio-chiave per la crittografia multimediale leggera. La parametrizzazione produce coefficienti razionali, che si traducono in un'efficiente implementazione hardware a virgola fissa. Raggiungendo una velocità di clock di oltre 244 MHz su un FPGA Virtex 2P di Xilinx, questo metodo si dimostra molto efficace. Il confronto con gli approcci esistenti evidenzia i vantaggi significativi in termini di throughput e di overhead hardware dell'integrazione delle funzioni di sicurezza nell'architettura DWT.

Vis mer
  • Språk:
  • Italiensk
  • ISBN:
  • 9786207193646
  • Bindende:
  • Paperback
  • Sider:
  • 184
  • Utgitt:
  • 23. februar 2024
  • Dimensjoner:
  • 150x12x220 mm.
  • Vekt:
  • 292 g.
  • BLACK NOVEMBER
  Gratis frakt
Leveringstid: 2-4 uker
Forventet levering: 12. desember 2024

Beskrivelse av Un'architettura hardware efficiente per la crittografia multimediale

Questo libro introduce uno schema di sicurezza zero-overhead per sistemi di elaborazione di immagini digitali incorporati in tempo reale. Il blocco di compressione della trasformata wavelet discreta (DWT) è costruito utilizzando un approccio parametrico, introducendo un parametro libero nel progetto. Per creare questo blocco di compressione DWT parametrizzato, utilizziamo un banco di filtri wavelet biortogonali. Questo approccio consente di creare uno spazio-chiave per la crittografia multimediale leggera. La parametrizzazione produce coefficienti razionali, che si traducono in un'efficiente implementazione hardware a virgola fissa. Raggiungendo una velocità di clock di oltre 244 MHz su un FPGA Virtex 2P di Xilinx, questo metodo si dimostra molto efficace. Il confronto con gli approcci esistenti evidenzia i vantaggi significativi in termini di throughput e di overhead hardware dell'integrazione delle funzioni di sicurezza nell'architettura DWT.

Brukervurderinger av Un'architettura hardware efficiente per la crittografia multimediale



Finn lignende bøker
Boken Un'architettura hardware efficiente per la crittografia multimediale finnes i følgende kategorier:

Gjør som tusenvis av andre bokelskere

Abonner på vårt nyhetsbrev og få rabatter og inspirasjon til din neste leseopplevelse.